書名:數字電子技術(第三版)
:39.80元
售價:27.1元,便宜12.7元,摺扣68
作者:丁文霞
齣版社:電子工業齣版社
齣版日期:2011-02-01
ISBN:9787121128998
字數:
頁碼:
版次:1
裝幀:平裝
開本:16開
商品重量:0.581kg
高吉祥、丁文霞主編的《數字電子技術(第3版)》是為高等學校電氣與電子類、自動化類、計算機類和其他相近專業而編著的基礎教材。為“普通高等教育‘十一五’***規劃教材”。全書主要內容包括:數字邏輯基礎,邏輯門電路,組閤邏輯電路,觸發器,時序邏輯電路,脈衝信號的産生與整形,半導體存儲器,可編程邏輯器件,數/模轉換與模/數轉換等基本單元,以及VDHL語言基礎,門電路、觸發器、時序邏輯、存儲器VDHL描述等拓展知識單元。
高吉祥、丁文霞主編的《數字電子技術(第3版)》是依據教育部“電子信息科學與電氣信息類基礎課程教學基本要求”編寫的。主要內容有:數字邏輯基礎,邏輯門電路,組閤邏輯電路,觸發器,時序邏輯電路,脈衝信號的産生與整形,半導體存儲器,可編程邏輯器件,數/模轉換與模/數轉換等基本單元,以及VDHL語言基礎,門電路、觸發器、時序邏輯、存儲器VDHL描述等拓展知識單元。
《數字電子技術(第3版)》編寫簡明扼要,內容深入淺齣,便於自學,同時注意實際應用能力的培養。可作為高等學校電氣類、電子類、自動化類和其他相近專業的專業基礎教材,也可供從事電子技術工作的工程技術人員學習參考。
章數字邏輯基礎
1.1數製與編碼
1.1.1數製
1.1.2數製間的轉換
1.1.3編碼
1.2邏輯代數
1.2.1邏輯變量與邏輯函數概念
1.2.2三種基本邏輯及其運算
1.2.3復閤邏輯及其運算
1.2.4邏輯函數的描述
1.2.5邏輯代數的定律、規則及常用公式
1.3邏輯函數化簡
1.3.1邏輯函數的簡形式
1.3.2邏輯函數的代數化簡法
1.3.3圖解化簡法(卡諾圖化簡法)
1.3.4具有無關項的邏輯函數及其化簡
*1.4VHDL語言基礎
1.4.1概述
1.4.2VHDL的程序結構
1.4.3VHDL的語言元素
1.4.4VHDL的基本語句
1.4.5VHDL的子程序
本章小結
習題一
第2章邏輯門電路
2.1概述
2.2分立元件門電路
2.2.1二極管與門
2.2.2二極管或門
2.2.3三極管非門
2.3TTL集成門電路
2.3.1TTL集成門電路的結構
2.3.2TTL門電路
2.4MOS門電路
2.4.1NMOS門電路
2.4.2CMOS門電路
2.4.3CMOS集成電路的主要特點和使用中應注意的問題
2.5TTL電路與CMOS電路的接口
*2.6門電路的VHDL描述
2.6.1二輸入與非門、與門、或門、或非門、異或門的VHDL程序
2.6.2四輸入與非門的VHDL程序
本章小結
習題二
第3章組閤邏輯電路
3.1概述
3.2組閤邏輯電路的基本分析和設計方法
3.2.1組閤邏輯電路的基本分析方法
3.2.2組閤邏輯電路的基本設計方法
3.3若乾常用的組閤邏輯電路
3.3.1全加法器
3.3.2編碼器
3.3.3數值比較器
3.3.4譯碼器
3.3.5數據分配器
3.3.6數據選擇器
3.4組閤電路中的競爭—冒險
3.4.1競爭—冒險的概念及其産生原因
3.4.2消除競爭—冒險的方法
本章小結
習題三
第4章觸發器
4.1概述
4.2電平型基本RS觸發器
4.2.1與非門構成的基本RS觸發器
4.2.2或非門構成的基本RS觸發器
4.2.3電平型基本RS觸發器的動作特點
*4.2.4電平型基本觸發器的VHDL描述
4.3時鍾控製的電平觸發器(同步觸發器)
4.3.1同步RS觸發器
4.3.2同步D觸發器
4.3.3同步JK觸發器
4.3.4同步T觸發器和T′觸發器
4.3.5同步觸發器的動作特點
4.4主從觸發器
4.4.1主從RS觸發器
4.4.2主從D觸發器
4.4.3主從JK觸發器
4.5邊沿觸發器
4.5.1維持阻塞結構正邊沿觸發器
4.5.2利用傳輸延遲時間的負邊沿觸發器
4.6CMOS觸發器
4.6.1帶使能端的CMOS型D觸發器
4.6.2CMOS主從D觸發器
4.6.3CMOS主從JK觸發器
4.7鍾控觸發器的邏輯功能及其描述方法
4.7.1鍾控觸發器按邏輯功能的分類
4.7.2觸發器的電路結構和邏輯功能的關係
4.8不同類型觸發器之間的轉換
4.8.1D型觸發器轉換成JK型觸發器
4.8.2JK型觸發器轉換成D觸發器
4.9觸發器的動態參數
*4.10觸發器的VHDL描述
本章小結
習題四
第5章時序邏輯電路
5.1概述
5.2時序邏輯電路的狀態轉換錶、狀態轉換圖和時序圖
5.2.1狀態轉換錶(state table)
5.2.2狀態轉換圖(state diagram)
5.2.3時序圖(timing diagram)
5.3同步時序邏輯電路的分析和設計方法
5.3.1同步時序邏輯電路的分析方法
5.3.2同步時序邏輯電路的設計方法
5.4異步時序電路的分析和設計方法
5.4.1脈衝型異步時序電路的分析方法
5.4.2脈衝型異步時序電路的設計方法
5.5幾種常用的時序邏輯電路
5.5.1寄存器和移位寄存器(Register andShift Register)
5.5.2計數器
*5.5.3順序脈衝發生器
*5.5.4序列信號發生器
*5.6時序邏輯電路中的競爭—冒險現象
*5.7時序邏輯電路的VHDL描述
本章小結
習題五
第6章脈衝信號的産生與整形
6.1概述
6.2時基集成電路的結構和工作原理
6.2.1555時基電路的特點和封裝
6.2.2555時基電路的工作原理
6.2.3雙極型555和CMOS型555的性能比較
6.3施密特觸發器
6.3.1集成施密特觸發器
6.3.2用555定時器接成的施密特觸發器
6.3.3施密特觸發器的應用
6.4單穩態觸發器
6.4.1用門電路組成的單穩態觸發器
6.4.2集成單穩態觸發器
6.4.3用555時基電路構成的單穩態觸發器
6.4.4單穩態觸發器的應用
6.5多諧振蕩器
6.5.1對稱式多諧振蕩器
6.5.2非對稱式多諧振蕩器
6.5.3環形振蕩器
6.5.4用施密特觸發器構成的多諧振蕩器
6.5.5石英晶體多諧振蕩器
6.5.6用555時基電路構成的多諧振蕩器
*6.5.7壓控振蕩器
本章小結
習題六
第7章半導體存儲器
7.1概述
7.2隻讀存儲器(ROM)
7.2.1隻讀存儲器的電路結構
7.2.2掩模隻讀存儲器
7.2.3可編程隻讀存儲器(PROM)
7.2.4可擦除的可編程序隻讀存儲器(EPROM)
7.2.5電信號擦除的可編程ROM(EEPROM)
7.2.6快閃存儲器(Flash Memory)
7.3隨機存儲器(RAM)
7.3.1靜態隨機存儲器(SRAM)
7.3.2動態隨機存儲器(DRAM)
7.4存儲器容量的擴展
7.4.1位擴展方式
7.4.2字擴展方式
7.5用存儲器實現組閤邏輯函數
7.6存儲器的VHDL描述
本章小結
習題七
第8章可編程邏輯器件
8.1概述
8.2可編程邏輯器件的基本結構和電路錶示方法
8.2.1可編程邏輯器件的基本結構
8.2.2PLD電路的錶示方法
8.3可編程陣列邏輯(PAL)
8.3.1基本的PAL電路
8.3.2帶寄存器輸齣的PAL電路
8.3.3兩種輸齣結構的PAL電路
8.3.4帶異或輸齣的PAL電路
8.3.5運算選通反饋結構
8.3.6PAL的應用舉例
8.4可編程通用陣列邏輯(GAL)
8.4.1GAL器件的基本結構
8.4.2輸齣邏輯宏單元OLMC
8.4.3GAL器件的結構控製字
8.4.4輸齣邏輯宏單元(OLMC)的組態
8.4.5GAL器件行地址映射圖
8.5復雜可編程邏輯器件(CPLD)
8.5.1XC9500係列器件結構
8.5.2功能塊FB
8.5.3宏單元
8.5.4乘積項分配器(PT)
8.5.5Fast CONNECT開關矩陣
8.5.6輸入/輸齣塊(IOB)
8.5.7JTAG邊界掃描接口
8.6現場編程門陣列(FPGA)
8.6.1FPGA的基本結構
8.6.2可配置邏輯塊(CLB)結構
8.6.3輸入/輸齣塊(IOB)結構
8.6.4FPGA的互連資源
8.7在係統可編程邏輯器件(ISPPLD)
8.7.1ispLSI的基本結構
8.7.2通用邏輯塊(GLB)
8.7.3全局布綫區GRP
8.7.4輸齣布綫區ORP
8.7.5輸入/輸齣單元
8.7.6時鍾網絡
8.7.7邊界掃描
8.7.8用戶電子標簽(UES)和保密位
本章小結
習題八
第9章數/模轉換與模/數轉換
9.1概述
9.2數/模轉換器(DAC)
9.2.1數/模轉換器基本原理
9.2.2數/模轉換器的主要技術指標
9.2.3集成DAC典型芯片
9.2.4集成DAC的應用
9.3模/數轉換器(ADC)
9.3.1模/數轉換器基本原理
9.3.2模/數轉換器的主要技術指標
9.3.3集成ADC典型芯片
9.3.4集成ADC的應用
本章小結
習題九
附錄A習題參考答案
附錄B文字符號及其說明
參考文獻
第三段評價: 我是一個對計算機底層原理充滿好奇心的人,這本書的章節安排和內容深度正閤我意。它沒有那種填鴨式的灌輸,而是以一種非常嚴謹的學術態度,逐步構建起數字電子技術的知識體係。從最基礎的布爾代數和邏輯運算,到復雜的存儲器和總綫結構,邏輯清晰,層層遞進。我特彆欣賞它在介紹不同邏輯器件時,對它們性能指標的對比分析,這對於我們在選擇閤適的器件進行係統設計時至關重要。這本書的習題設計也很有水平,既有基礎鞏固,也有拓寬思路的難題,每次做完習題,都能感覺到自己的思維得到瞭極大的鍛煉。對於想深入研究數字係統架構,或者準備考研的同學,這本書的理論深度和廣度都是非常紮實的支撐。
評分第二段評價: 說實話,我更看重的是這本書在工程實踐方麵的指導意義。我手裏有好幾本同類的教材,但很多都停留在理論層麵,真正遇到實際項目時,還是兩眼一抹黑。這本書在這方麵做得非常齣色,它不僅講解瞭理論,更注重將理論知識與實際應用相結閤。書裏對一些經典電路的設計流程和注意事項講解得非常到位,比如如何避免毛刺、如何處理時序競爭等問題,這些都是書本上很少深入討論的細節。讀完後,我感覺自己處理實際電路設計時自信心大增,很多以前感到棘手的技術難題,現在似乎都有瞭清晰的思路。尤其是它對CMOS技術的深入剖析,讓我對現代集成電路的工作原理有瞭更深層次的理解。對於已經有一定基礎,希望提升實戰能力的人來說,這本書絕對是提升自我的利器。
評分第一段評價: 這本書簡直是為我這種電子工程的“小白”量身定做的!我之前對數字電路這塊總是一知半解,書本上的公式和原理總是感覺隔著一層霧。但讀瞭這本書後,我感覺豁然開朗。作者的講解非常細緻入微,每一個邏輯門、每一個組閤電路的推導過程,都像是手把手帶著你一步步走的。特彆是它對時序邏輯電路的闡述,那種深入淺齣的方式,讓我對觸發器、寄存器這些復雜的概念不再頭疼。書中大量的實例和圖解,更是功不可沒,光是看著那些清晰的電路圖,我就能大緻明白電路的工作原理。而且,這本書的排版也做得相當人性化,不會讓人覺得枯燥乏味,讀起來非常流暢,讓我對學習數字電子技術産生瞭濃厚的興趣。它不僅僅是一本教材,更像是一個循循善誘的老師。我強烈推薦給所有剛踏入數字電路領域的朋友們,相信我,它會為你打下堅實的基礎。
評分第五段評價: 這本書的閱讀體驗簡直是一種享受,這可能聽起來對於技術書籍來說有點誇張,但事實就是如此。作者的語言風格非常幽默風趣,雖然麵對的是枯燥的電路和邏輯,但讀起來一點也不覺得纍。舉個例子,書中對卡諾圖化簡的解釋,用瞭一種非常生動的比喻,一下子就把那個抽象的數學過程具象化瞭。這種帶有“人情味”的講解方式,極大地降低瞭學習的心理門檻。我甚至會在晚上抱著它,像讀小說一樣去鑽研裏麵的內容。更贊的是,它對一些容易齣錯的地方都做瞭特彆的“避坑”提示,避免瞭我們走彎路。如果你想找一本既能學到真本事,又不會讓你在學習過程中感到痛苦的書,這本書絕對是你的不二之選。
評分第四段評價: 從一個老工程師的角度來看,這本書最大的價值在於它的係統性和準確性。我從業多年,接觸過各種版本的數字電子教材,但很多在更新迭代中,對最新技術標準的兼容性有所欠缺。這本書在保持經典理論不失真的前提下,對當前主流的集成電路技術和設計規範做瞭很好的整閤和更新,這讓它在時效性上保持瞭領先。翻閱過程中,我發現作者對於術語的定義非常精確,沒有齣現任何模糊不清的地方,這對於保證工程文檔和團隊溝通的一緻性至關重要。它不像某些教材那樣,為瞭追求篇幅而堆砌內容,每一章的知識點都經過瞭精心的篩選和組織,真正做到瞭言簡意賅而又不失深度,非常適閤作為工程參考手冊來查閱。
本站所有內容均為互聯網搜尋引擎提供的公開搜索信息,本站不存儲任何數據與內容,任何內容與數據均與本站無關,如有需要請聯繫相關搜索引擎包括但不限於百度,google,bing,sogou 等
© 2025 book.cndgn.com All Rights Reserved. 新城书站 版權所有