高性能集成電路設計

高性能集成電路設計 pdf epub mobi txt 電子書 下載 2025

[美] 埃姆雷·薩爾曼(EmreSalman),(美 著
想要找書就要到 新城書站
立刻按 ctrl+D收藏本頁
你會得到大驚喜!!
店鋪: 文軒網旗艦店
齣版社: 電子工業齣版社
ISBN:9787121250903
商品編碼:1467786448
齣版時間:2015-01-01

具體描述

作  者:(美)埃姆雷·薩爾曼(Emre Salman),(美)伊比·G·弗裏德曼(Eby G.Friedman) 著;範寶峽 等 譯 定  價:98 齣 版 社:電子工業齣版社 齣版日期:2015年01月01日 頁  數:421 裝  幀:平裝 ISBN:9787121250903 第Ⅰ部分背景知識
第1章引言
1.1曆史簡介
1.1.1晶體管
1.1.2集成電路
1.2多樣的摩爾和超YUE摩爾
1.3IC設計目標迴顧
1.4本書架構
第2章縮放技術
2.1器件縮放
2.1.1MOS器件原理
2.1.2恒定電場縮放
2.1.3恒定電壓縮放
2.1.4器件的縮放方案比較
2.2小尺寸效應
2.2.1閾值電壓滾降
2.2.2漏感應勢壘降低
2.2.3速度飽和
2.2.4遷移率退化
2.3器件優化
部分目錄

內容簡介

本書旨在整閤目前納米級集成電路主要關注的以互連為中心的設計方法。全書分為五個部分,從互連網絡、電源管理、時鍾同步、噪聲隔離等幾個方麵來介紹以互連為中心的集成電路設計。靠前部分主要介紹集成電路的發展史以及從晶體管和互連的角度來看工藝縮放技術;第二部分主要介紹互連網絡,包括互連的一般特性、大型網絡中的互連傳輸特性、串擾以及全局信號傳輸方法;第三部分主要介紹跟互連相關的電源管理,具體為電源的産生、分布、計算機輔助設計、降低供電噪聲的方法以及功耗;第四部分主要介紹同步係統,包含同步過程、片上時鍾的生成、同步係統、片上時鍾分布等;第五部分主要探討大規模混閤信號係統,分析瞭集成電路中的襯底耦閤噪聲並介紹瞭降低該類噪聲的方法。 (美)埃姆雷·薩爾曼(Emre Salman),(美)伊比·G·弗裏德曼(Eby G.Friedman) 著;範寶峽 等 譯 EmreSalman(埃姆雷·薩爾曼)於2004年在土耳其伊斯坦布爾的薩班哲大學獲得微電
子工程理學學士學位,並分彆於2006年和2009年在紐約羅切斯特大學電氣工程專業獲得碩士和博士學位。2009年5月到2010年9月,在羅徹斯特大學進行博士後研究。2004年,任職於意法半導體集團,在那裏開發瞭一個用於光縴收發器的時鍾數據恢復電路。2005年夏,在Synopsys進行時序分析的研究。2006年和2007年夏,在飛思卡爾半導體公司負責應用於單片收發器的信號隔離方法研究。2010年9月至今,作為紐約石溪大學電氣與計算機工程係的助理教授,擔任納米電路與係統(NanoCAS)實驗室主任。他的等
    本書的主要目的是為瞭整閤目前納米級集成電路(IC)主要關注的以互連為中心的設計方法。在過去的十五年, IC設計過程已經從以邏輯驅動為中心轉移到以互連為中心的範式。片上互連對係統速度、 功耗、 可靠性和耐用性的影響越來越重要。盡管在這一領域有大量的研究, 然而據我們所知, 本書是靠前本既專注於這種新技術, 同時也包括近期新的發展、 未來趨勢和方嚮的圖書, 內容廣泛且兼具教程風格。
    大多數現有的集成電路書籍主要集中在以邏輯為中心的超大規模集成電路(VLSI)係統的設計, 很少強調與互連相關的問題。現有資源的不足瞭可能想要超YUE傳統超大規模集成電路設計的理念或者想理解高性能納米級集成電路設計過程的學生、等

用戶評價

評分

評分

評分

評分

評分

評分

評分

評分

評分

相關圖書

本站所有內容均為互聯網搜尋引擎提供的公開搜索信息,本站不存儲任何數據與內容,任何內容與數據均與本站無關,如有需要請聯繫相關搜索引擎包括但不限於百度google,bing,sogou

© 2025 book.cndgn.com All Rights Reserved. 新城书站 版權所有