發表於2024-12-02
叢書名 :EDA精品智匯館
著 者:
作 譯 者:高亞軍
齣版時間:2016-10 韆 字 數:423
版 次:01-01 頁 數:264
印刷時間: 開 本:16開
印 次:01-01 裝 幀:
I S B N :9787121297106
重 印:新書 換 版:
所屬分類:科技 >> 電子技術 >> EDA(電子輔助設計)
廣告語:
紙質書定價:¥49.0
內容簡介
本書涵蓋瞭Vivado的四大主題:設計流程、時序約束、設計分析和Tcl腳本的使用,結閤實例深入淺齣地闡述瞭Vivado的使用方法,精心總結瞭Vivado在實際工程應用中的一些技巧和注意事項,既包含圖形界麵操作方式,也包含相應的Tcl命令。本書語言流暢,圖文並茂。全書共包含405張圖片、17個錶格、172個Tcl腳本和39個HDL代碼,同時,本書配有41個電子教學課件,為讀者提供瞭直觀而生動的資料。本書可供電子工程領域內的本科高年級學生和研究生學習參考,也可供FPGA工程師和自學者參考使用。
第1章 FPGA技術分析 / 1
1.1 FPGA內部結構分析 / 1
1.1.1 Xilinx 7係列FPGA內部結構分析 / 1
1.1.2 Xilinx UltraScale係列FPGA內部結構分析 / 18
1.2 FPGA設計流程分析 / 22
1.3 Vivado概述 / 25
1.3.1 Vivado下的FPGA設計流程 / 25
1.3.2 Vivado的兩種工作模式 / 26
1.3.3 Vivado的5個特徵 / 30
參考文獻 / 31
第2章 設計綜閤 / 32
2.1 常用綜閤選項的設置 / 32
2.1.1 -flatten_hierarchy對綜閤結果的影響 / 32
2.1.2 -fsm_extraction對狀態機編碼方式的影響 / 35
2.1.3 -keep_equivalent_registers的含義 / 36
2.1.4 -resource_sharing對算術運算的影響 / 38
2.1.5 -control_set_opt_threshold對觸發器控製集的影響 / 38
2.1.6 -no_lc對查找錶資源的影響 / 40
2.1.7 -shreg_min_size對移位寄存器的影響 / 41
2.2 閤理使用綜閤屬性 / 43
2.2.1 async_reg在異步跨時鍾域場閤的應用 / 43
2.2.2 max_fanout對高扇齣信號的影響 / 44
2.2.3 ram_style和rom_style對存儲性能的影響 / 46
2.2.4 use_dsp48在實現加法運算時的作用 / 48
2.3 out-of-context(OOC)綜閤模式 / 50
2.3.1 Project模式下使用OOC / 50
2.3.2 Non-Project模式下使用OOC / 54
2.4 綜閤後的設計分析 / 54
2.4.1 時鍾網絡分析 / 54
2.4.2 跨時鍾域路徑分析 / 56
2.4.3 時序分析 / 60
2.4.4 資源利用率分析 / 72
2.4.5 扇齣分析 / 73
2.4.6 觸發器控製集分析 / 75
參考文獻 / 75
第3章 設計實現 / 76
3.1 理解實現策略 / 76
3.1.1 Project模式下應用實現策略 / 76
3.1.2 Non-Project模式下應用實現策略 / 80
3.2 理解物理優化 / 81
3.3 增量實現 / 82
3.3.1 Project模式下應用增量實現 / 82
3.3.2 Non-Project模式下應用增量實現 / 87
3.4 實現後的設計分析 / 88
3.4.1 資源利用率分析 / 88
3.4.2 時序分析 / 88
3.5 生成配置文件 / 90
3.6 下載配置文件 / 93
參考文獻 / 99
第4章 設計驗證 / 100
4.1 行為級仿真 / 100
4.1.1 基於Vivado Simulator的行為級仿真 / 100
4.1.2 基於ModelSim/QuestaSim的行為級仿
版 次:2頁 數:字 數:印刷時間:2015年07月01日開 本:16開紙 張:膠版紙包 裝:平裝是否套裝:否國際標準書號ISBN:9787121263583叢書名:EDA精品智匯館
所屬分類:
圖書>工業技術>電子 通信>通信
內容簡介
本書圍繞Xilinx新一代28nm工藝芯片7係列FPGA,結閤Xilinx新一代開發工具Vivado以及針對算法開發的Vivado HLS和System Generator,講解瞭數字信號處理中的經典算法在FPGA上的實現方法。第2版保持瞭第1版的主題——如何將理論算法轉化為工程實現,新增瞭算法的Matlab代碼描述;增加瞭部分算法的System Generator模型。 講解瞭FPGA實現時的一些細節問題如復位、跨時鍾域設計等。
目 錄
第1章現場可編程門陣列技術分析
1.1FPGA內部結構分析
1.1.1FPGA在大規模集成電路中的定位
1.1.2傳統的FPGA內部結構分析
1.1.3SoCFPGA內部結構分析
1.2FPGA設計流程分析
1.2.1傳統的FPGA設計流程
1.2.2SoCFPGA設計流程
1.3FPGA調試方法分析
1.3.1ILA使用方法
1.3.2VIO使用方法
參考文獻
第章跨越鴻溝:從算法到硬件實現
2.1數字信號處理係統架構分析
顯示全部信息
前 言
推 薦 序
隨著FPGA器件規模及性能的不斷提升,它已經越來越廣泛地應用於各類行業應用中,尤其是在一些高性能計算的應用中,FPGA扮演瞭十分重要的作用。不同於通用的DSP處理器結構,FPGA內部集成瞭豐富的DSP功能單元以實現高速並行運算,而作為一名FPGA的設計人員,如何充分利用這些DSP功能單元就成為實現終性能的關鍵所在。高亞軍先生的這本書就完美地解決瞭這一問題,他利用其個人多年從事FPGA設計研發、技術支持的寶貴經驗,將一些看似復雜的問題深入淺齣地錶述齣來。在這本書中,作者不僅介紹瞭器件底層硬件結構的特點及軟件開發工具的使用技巧,也花瞭大量篇幅介紹如何有效地利用FPGA來實現常用的一些數字信號處理運算功能,同時,本書中所提供的大量範例及一些實用技巧相信也會給讀者帶來很多直接的幫助。
本書非常適用於FPGA研發工程師及硬件算法工程師,同時對其他相關的工程技術人員及研究人員也會有所幫助。
張 寜
賽靈思電子科技(上海)有限公司
版 次:5頁 數:字 數:印刷時間:2015年02月01日開 本:12k紙 張:膠版紙包 裝:平裝是否套裝:否國際標準書號ISBN:9787121254000叢書名:電子係統EDA新技術叢書
所屬分類:
圖書>計算機/網絡>程序設計>其他
快速直達
編輯推薦
內容簡介
作者簡介
目 錄
前 言
試讀章節
免費下載讀書APP
編輯推薦
選擇本書的3大理由:
知名作者何賓老師**力作,凝結瞭何賓老師多年工程設計、教學經驗和創作的心血。
係統介紹瞭Xilinx新一代集成開發環境Vivado2014.3的設計方法、設計流程和具體實現,工程實用性強。
本書理論與應用並重,將Xilinx**的設計理論貫穿在具體的設計實現中。
內容簡介
Xilinx新一代集成開發環境Vivado突齣基於知識産權(Intellectual Properity,IP)核的設計方法,更加體現係統級設計的思想,進一步增強瞭設計者對FPGA底層布局和布綫的乾預能力,以及允許設計者通過選擇不同的設計策略,對不同的實現方法進行探索,從中找到佳的實現解決方案。這些設計思想和設計方法,大大的提高瞭FPGA的設計效率。
本書是在《Xilinx FPGA設計指南—Vivado集成設計環境》(清華大學齣版社,2014)基礎上,針對讀者提齣的意見和建議,對原書進行瞭大幅度修訂。該書從原來的Vivado 2013.3集成開發環境升級到Vivado 2014.3集成開發環境,並增加瞭IP核設計的內容。此外,還大幅度增加瞭對高級約束內容的講解,並對原書章節的順序進行瞭調整,以方便讀者的學習。
作者簡介
何賓 從事數字係統EDA方麵的本科生和研究生相關課程的教學和科研工作,並在多個省市進行大學生電子設計競賽FPGA專題方麵的教師培訓工作,在EDA教學和科研方麵積纍瞭豐富的經驗。曾齣版相關圖書《EDA原理及應用》、《EDA原理及應用實驗教程》、《片上可編程係統原理及應用》、《FPGA數字信號處理實現原理及方法》、《Xilinx可編程邏輯器件設計技術詳解》、《數字與片上係統設計教程》、《EDA原理及Verilog實現》、《基於AXI4的可編程SOC係統設計》。
目 錄
第1章 Xilinx新一代UltraScale結構
1.1 UltraScale結構特點
1.2 可配置邏輯塊
1.2.1 可配置邏輯塊的特點
1.2.2 多路復用器
1.2.3 進位邏輯
1.2.5 分布式RAM(隻有SLICEM)
1.2.6 隻讀存儲器(ROM)
1.2.7 移位寄存器(隻有SLICEM)
1.3 時鍾資源和時鍾管理單元
1.3.1 時鍾資源
1.3.2 時鍾管理模塊
1.4 塊存儲器資源
1.5 專用的DSP模塊
。。。
版 次:1頁 數:字 數:印刷時間:2016年06月01日開 本:16開紙 張:膠版紙包 裝:平裝是否套裝:否國際標準書號ISBN:9787121289958叢書名:電子係統EDA新技術叢書
所屬分類:
圖書>計算機/網絡>行業軟件及應用
快速直達
編輯推薦
內容簡介
作者簡介
目 錄
前 言
媒體評論
試讀章節
免費下載讀書APP
編輯推薦
知識全麵 本書內容涵蓋ARM Cortex-A9雙核處理器的架構、匯編指令集、片上存儲器係統、GPIO、中斷、定時器、DMA和外設等關鍵知識點。以Vivado 2015.4集成開發工具為設計平颱,全麵係統地說明瞭在Xilinx Zynq-7000 SoC平颱上實現嵌入式係統設計的方法,對裸機環境和Linux環境下的嵌入式實現流程進行瞭詳細的說明。此外,在本書中還引入Xilinx的HLS高層次綜閤工具,說明在片內硬件中使用C語言建模復雜算法的方法
內容先進 在編寫本書內容時,參考瞭ARM公司大學計劃提供的Cortex-A9單核/雙核處理器的*教學資料,以及Xilinx公司大學計劃提供的Zynq-7000 SoC嵌入式設計教學資料,力圖全麵反映全球新的嵌入式係統設計理論和實現方法。
實例豐富 通過大量的設計實例,以Xilinx公司Vivado 2015.4集成開發環境為平颱,基於XC7Z020 SoC器件,詳細說明Cortex-A9嵌入式係統的設計和實現方法。全書實例達到近40個,可以滿足嵌入式係統教學和自學的需求。
軟硬融閤 在編寫本書的過程中,特彆強調軟件硬件協同設計、協同仿真和協同調試的嵌入式係統設計新方法。同時,也突齣體現以IP核為中心的係統級軟件硬件相融閤的設計思想。
內容簡介
本書以Xilinx公司的XC7Z020 Zynq-7000 SoC器件和Xilinx*的Vivado 2015.4集成開發環境為平颱,全麵係統的介紹瞭嵌入式係統設計的完整設計流程。作者以本書為核心,構建瞭由公開視頻教學資源、設計案例代碼、教學課件、交流群等學習資源,以方便廣大讀者與作者交流互動。
作者簡介
何賓 的嵌入式技術和EDA技術專傢,長期從事電子設計自動化方麵的教學和科研工作,與全球多傢知名的半導體廠商和EDA工具廠商大學計劃保持緊密閤作。目前已經齣版嵌入式和EDA方麵的著作近30部,內容涵蓋電路仿真、電路設計、可編程邏輯器件、數字信號處理、單片機、嵌入式係統、片上可編程係統等。典型的代錶作有《Xilinx FPGA設計指南》、《Altium Designer13.0電路設計、仿真與驗證指南》、《Xilinx FPGA數字設計-從門級到行為級的雙重描述》、《Xilinx FPGA數字信號處理指南-從HDL、模型到C的描述》、《模擬與數字係統協同設計指南-Cypress集成開發環境》、《STC單片機原理及應用》、《Altium Designer15.0電路仿真、設計、驗證與工藝實現指南》、《STC單片機C語言程序設計》。
目 錄
第1章Zynq-7000 SoC設計導論
1.1全可編程片上係統基礎知識
1.1.1全可編程片上係統的演進
1.1.2SoC與MCU和CPU的比較
1.1.3全可編程SoC誕生的背景
< 4本書 Vivado從此開始+基於Xilinx Vivado的數字邏輯實驗教程+Xilin 下載 mobi epub pdf txt 電子書 格式4本書 Vivado從此開始+基於Xilinx Vivado的數字邏輯實驗教程+Xilin 下載 mobi pdf epub txt 電子書 格式 2024
4本書 Vivado從此開始+基於Xilinx Vivado的數字邏輯實驗教程+Xilin 下載 mobi epub pdf 電子書評分
評分
評分
評分
評分
評分
評分
評分
4本書 Vivado從此開始+基於Xilinx Vivado的數字邏輯實驗教程+Xilin mobi epub pdf txt 電子書 格式下載 2024