CMOS電路活用技巧

CMOS電路活用技巧 pdf epub mobi txt 電子書 下載 2025

[日] 大幸秀成 著,彭軍 譯
圖書標籤:
  • CMOS電路
  • 模擬電路
  • 數字電路
  • 集成電路
  • 電路設計
  • 電子工程
  • 半導體
  • 低功耗設計
  • 射頻電路
  • EDA工具
想要找書就要到 新城書站
立刻按 ctrl+D收藏本頁
你會得到大驚喜!!
齣版社: 科學齣版社
ISBN:9787030341365
版次:1
商品編碼:11017360
包裝:平裝
開本:16開
齣版時間:2012-06-01
頁數:215
正文語種:中文

具體描述

編輯推薦

《CMOS電路活用技巧》可供半導體製造行業的技術人員閱讀,也可供電子等相關專業師生參考。

內容簡介

《CMOS電路活用技巧》以CMOS的最小構成電路反相器為焦點,介紹CMOS器件的特點、結構、設計規則及製造方法。以標準邏輯電路為例,介紹瞭組閤邏輯電路、時序邏輯電路的定義、基本電路結構及其應用舉例。進而,介紹瞭接口的技巧和目前備受關注的模擬技術等。《CMOS電路活用技巧》還涉及大規模集成電路(LSI)的話題,介紹其分類及發展趨勢,以及ASIC和存儲器的基本技術。

作者簡介

大幸秀成,1982年畢業於愛媛大學電氣工程專業,進入東京芝浦電氣株式會社(現在的東芝)半導體事業本部,從事CMOS技術的標準邏輯工作。緻力於推進日本與歐美廠商的産品共同開發及全球標準化。現在依然從事和CMOS相關的産品開發及技術市場工作。
主要著作:《基本·C�睲OS標準ロジックIC活用マスタ》(CQ齣版社)。

目錄

第1章 CMOS器件的現狀
1.1 半導體器件的分類
1.2 CMOS器件的特徵
1.3 CMOS産品的種類和特點

第2章 CMOS的結構
2.1 CMOS的結構
2.2 設計規則
2.3 CMOS的製造工程
2.3.1 襯底材料的製作
2.3.2 前工序
2.3.3 後工序

第3章 CMOS的基本特性與邏輯電路的基本結構
3.1 CMOS的基本特性
3.1.1 N�瞔hMOSFET的特性錶達式
3.1.2 P�瞔hMOSFET的特性錶達式
3.1.3 CMOS反相器的特性
3.1.4 邏輯閾值電壓
3.1.5 過渡區中的輸齣電壓
3.1.6 電阻近似
3.2 CMOS的特點
3.2.1 功率消耗小
3.2.2 能夠在低電壓下工作/工作電壓範圍寬
3.2.3 噪聲餘量大
3.2.4 容易集成化
3.2.5 輸入阻抗高
3.2.6 基於輸入電容的初次記憶
3.3 基本邏輯電路
3.4 正邏輯與負邏輯
3.5 基本電路
3.5.1 反相器
ⅴⅳ3.5.2 NAND門
3.5.3 NOR門
3.5.4 AND,OR門
3.5.5 傳輸門
3.5.6 時鍾脈衝門
3.5.7 ExclusiveOR/NOR門
3.5.8 觸發器
3.6 CMOS的保護電路
3.6.1 輸入保護電路
3.6.2 輸齣的保護
3.6.3 電源/GND浮動時的保護

第4章 CMOS器件的種類與特徵
4.1 CMOS標準邏輯
4.1.1 雙極邏輯的誕生
4.1.2 CMOS邏輯的誕生
4.2 74�唱唱承偷鑷攘�
4.2.1 BiCMOS邏輯的特徵
4.2.2 ECL的特徵
4.2.3 ASIC的問世與標準邏輯的需要
4.2.4 單門邏輯的誕生
4.2.5 低電壓化的趨勢
4.2.6 封裝的發展趨勢
4.3 存儲器
4.3.1 ROM
4.3.2 RAM
4.4 ASIC的種類與特徵
4.4.1 ASIC化的潮流
4.4.2 半定製
4.4.3 PLD
4.4.4 門陣列
4.4.5 標準單元
4.4.6 全定製LSI
4.5 半定製LSI的設計方法

第5章 標準邏輯IC的功能與使用方法
5.1 組閤邏輯電路
5.1.1 門電路
5.1.2 門電路的應用舉例
5.1.3 特殊門電路
5.1.4 開路漏極
5.1.5 模擬開關
5.1.6 總綫緩衝器
5.1.7 雙嚮總綫緩衝器
5.1.8 總綫緩衝器與總綫的連接
5.1.9 多路轉換器/逆多路轉換器/選擇器
5.1.1 0在多變數1輸齣邏輯電路中的應用
5.1.1 1譯碼器/編碼器
5.1.1 2使用譯碼器的CPU周邊LSI的選擇
5.2 時序邏輯電路
5.2.1 鎖存器
5.2.2 鎖存器的應用舉例
5.2.3 總綫數據的暫存記憶
5.3 觸發器
5.3.1 觸發器的動作
5.3.2 觸發器的應用舉例
5.3.3 總綫的數據分配和保持電路
5.3.4 計數器
5.3.5 計數器的串級連接舉例
5.3.6 移位寄存器
5.3.7 移位寄存器的應用舉例
5.3.8 單穩多諧振蕩器
5.3.9 單穩多諧振蕩器的應用舉例

第6章 CMOS邏輯IC的特性
6.1 CMOS器件的接口
6.2 CMOS器件的標準接口
6.2.1 CMOS的輸入輸齣特性
6.2.2 CMOS電平與TTL電平
6.2.3 CMOS電平的趨勢
6.3 接口的專門技術
6.3.1 扇齣端數
6.3.2 三態輸齣與輸齣衝突
6.3.3 上衝/下衝,反射,激振噪聲
6.3.4 綫連“或”電路與從低電壓嚮高電壓的電平變換
6.4 電壓變換接口
6.4.1 從高電壓嚮低電壓變換的接口
6.4.2 輸齣的容忍功能
6.4.3 從低電壓嚮高電壓變換的接口
6.4.4 高→低/低→高雙嚮電壓變換接口
6.5 冒險
6.5.1 冒險引起的故障
6.5.2 晶體管與CMOS邏輯的接口
6.5.3 高速接口(單端與差動傳送)概要
6.5.4 單端
6.5.5 差動傳送(異動)

第7章 CMOS器件的失效模式
7.1 器件自身的失效
7.1.1 早期失效
7.1.2 偶然失效
7.1.3 耗損失效
7.2 失效模式
7.3 外來因素引起的失效
7.3.1 ESD造成的損傷
7.3.2 閂鎖造成的損傷

第8章 器件模擬與傳輸模擬
8.1 SPICE與IBIS
8.1.1 SPICE
8.1.2 IBIS
8.1.3 IMIC
8.2 LSI設計流程
8.3 基於SPICE的器件/電路模擬
8.3.1 器件模擬
8.3.2 電路模擬
8.3.3 SPICE模擬器的功能
8.4 傳輸模擬
8.4.1 數字信號的誤解
8.4.2 信號完整的基礎--方波是危險的
8.4.3 傳輸信號的高速化技巧
8.4.4 傳輸綫的等效電路
8.4.5 基於IBIS的傳輸模擬
8.4.6 EMI的法規
參考文獻

前言/序言


《數字電路設計之道:從基礎到高級實現的係統性指南》 引言 在當今飛速發展的電子信息時代,數字電路扮演著核心角色,驅動著我們生活方方麵麵。從智能手機、電腦到汽車、航空航天,無處不在的數字係統都離不開其精妙的設計與實現。然而,數字電路的設計並非易事,它需要紮實的理論基礎、敏銳的邏輯思維以及對工程實踐的深刻理解。許多初學者在麵對復雜的邏輯門、時序電路、狀態機設計時,常常感到無從下手,難以構建起完整的知識體係。即便是經驗豐富的工程師,在麵對日益增長的設計復雜度、功耗限製以及性能要求時,也需要不斷更新自己的技術棧,掌握更高級的設計技巧。 本書《數字電路設計之道:從基礎到高級實現的係統性指南》正是為瞭填補這一空白而精心打造。它並非專注於某一特定技術領域,而是緻力於為讀者構建一個全麵、係統、深入的數字電路設計知識框架。本書旨在幫助讀者從零開始,逐步掌握數字電路設計的基本原理,進而深入理解各種高級設計方法和實現策略,最終能夠獨立完成復雜數字係統的設計與驗證。我們將拋開技術棧的局限,著重於揭示數字電路設計背後的思維方式、解決問題的通用原則以及行之有效的工程實踐。 第一部分:數字電路設計的基石——邏輯思維與基本元件 在踏上數字電路設計的徵程前,我們必須牢固掌握其最基礎的構建塊:邏輯思維和基本邏輯元件。這一部分將為讀者打下堅實的理論基礎,確保理解其後所有高級概念的齣發點。 二進製世界的奧秘: 我們將從最基本的數字概念——二進製數開始,探討其錶示方式、運算規則(包括邏輯加、邏輯乘、邏輯非等),以及二進製在數字係統中的不可替代性。理解二進製是理解一切數字電路的基礎,如同學習語言需要先掌握字母。 布爾代數:邏輯設計的語言: 布爾代數是數字電路設計的數學工具。我們將深入學習布爾代數的公理、定理,以及如何利用它們對邏輯錶達式進行化簡和優化。掌握布爾代數,意味著能夠用最簡潔、最高效的方式描述和操縱邏輯功能。我們將通過大量的實例,展示如何運用布爾代數解決實際的邏輯設計問題。 組閤邏輯電路:無記憶的決策者: 組閤邏輯電路是數字電路中最基本的一種,其輸齣僅取決於當前的輸入。我們將詳細介紹各種基本的組閤邏輯門(AND, OR, NOT, XOR, NAND, NOR),以及如何通過它們構建更復雜的組閤邏輯功能,如譯碼器、編碼器、多路選擇器、加法器、減法器等。本書將重點強調如何根據需求,選擇最優的邏輯實現方式,並介紹卡諾圖(Karnaugh Map)和奎因-麥剋拉斯基(Quine-McCluskey)等邏輯化簡方法,幫助讀者獲得最精簡的邏輯設計。 時序邏輯電路:擁有記憶的機器: 與組閤邏輯電路不同,時序邏輯電路的輸齣不僅取決於當前輸入,還與電路過去的狀態有關。我們將深入探討觸發器(Flip-Flops)和鎖存器(Latches)這兩種最基本的時序元件,理解它們的工作原理、狀態轉換以及不同類型(如SR, JK, D, T觸發器)的特性。在此基礎上,我們將學習如何構建移位寄存器、計數器等典型的時序邏輯電路,並闡述時鍾信號在同步時序電路設計中的關鍵作用。 第二部分:構建復雜的數字係統——狀態機與控製器設計 掌握瞭基本的邏輯元件後,我們將進入構建更復雜、更智能數字係統的階段。這一部分將聚焦於狀態機設計,這是實現控製邏輯和順序操作的核心技術。 有限狀態機(FSM)的理論與實踐: 我們將全麵解析有限狀態機的概念,包括狀態、輸入、輸齣、狀態轉移和輸齣邏輯。本書將詳細介紹兩種主流的狀態機模型:摩爾(Moore)型和米利(Mealy)型,並深入分析它們各自的優缺點以及適用場景。 狀態機的設計流程與方法: 從需求分析到狀態圖繪製,再到狀態編碼和邏輯實現,我們將提供一套係統性的狀態機設計流程。讀者將學習如何有效地劃分狀態,如何進行狀態編碼以優化硬件資源(如使用二進製編碼、格雷碼編碼等),以及如何將狀態機轉化為實際的邏輯電路。 狀態機在實際係統中的應用: 為瞭讓讀者更直觀地理解狀態機的威力,我們將通過一係列典型的應用實例進行講解。例如,簡單的交通燈控製器、串行數據接收控製器、簡單的協議解碼器等。這些實例將幫助讀者理解狀態機如何驅動復雜的係統行為,並解決實際工程中的控製問題。 狀態機的優化與驗證: 在設計完狀態機後,優化其邏輯以減小麵積、提高速度、降低功耗是必不可少的。我們將討論狀態機狀態閤並、冗餘狀態消除等優化技術。同時,重點強調仿真驗證的重要性,講解如何通過仿真工具全麵測試狀態機的正確性,發現潛在的邏輯錯誤。 第三部分:麵嚮現代設計的集成化方法——硬件描述語言(HDL)與邏輯綜閤 在當今的數字電路設計中,硬件描述語言(HDL)已經成為不可或缺的工具。它允許工程師用文本的方式描述硬件,並利用自動化工具進行綜閤和實現。 Verilog/VHDL入門: 本部分將介紹兩種主流的HDL——Verilog和VHDL。我們將從最基本的語法結構開始,講解如何用HDL描述組閤邏輯和時序邏輯。讀者將學習如何定義模塊、端口、信號、寄存器,如何使用賦值語句、條件語句、循環語句來錶達邏輯功能。 HDL驅動的設計流程: 我們將展示如何利用HDL進行自頂嚮下(Top-Down)和自底嚮上(Bottom-Up)的設計。理解不同的設計風格,以及如何根據項目需求選擇閤適的設計方法。 邏輯綜閤:從HDL到門級網錶: 邏輯綜閤是HDL設計流程中的關鍵一步。我們將深入講解邏輯綜閤的原理,包括如何將HDL代碼轉化為門級網錶(Netlist),以及綜閤工具在優化麵積、速度和功耗方麵的作用。讀者將學習如何編寫可綜閤的HDL代碼,理解綜閤工具的行為,並掌握一些常用的綜閤約束(Constraints)設置,以指導綜閤過程。 可測試性設計(DFT)基礎: 隨著電路規模的不斷增大,測試的難度也日益增加。我們將介紹可測試性設計(DFT)的基本概念,例如可掃描設計(Scan Design)的思想,以及它如何為後期的功能測試提供便利。理解DFT對於設計可製造、可測試的芯片至關重要。 第四部分:係統級驗證與性能優化 設計齣電路隻是第一步,確保其正確運行並滿足性能要求同樣重要。這一部分將聚焦於驗證和性能優化。 功能驗證的重要性與方法: 我們將深入探討功能驗證在數字電路設計中的核心地位。讀者將學習如何製定詳細的驗證計劃,如何編寫測試平颱(Testbench)來驅動被測設計(DUT),以及各種驗證技術,如隨機驗證、覆蓋率分析(Coverage Analysis)等。 仿真工具的使用與技巧: 熟練使用仿真工具是進行驗證的關鍵。我們將介紹主流仿真工具的基本操作,包括波形分析、斷點設置、變量監控等,並分享一些提高仿真效率和調試能力的實用技巧。 性能分析與優化策略: 隨著設計復雜度的增加,性能瓶頸往往難以預測。我們將介紹如何進行靜態時序分析(Static Timing Analysis, STA),識彆關鍵路徑,並探討各種優化時序性能的策略,例如邏輯門的選擇、流水綫技術、時鍾頻率調整等。 低功耗設計入門: 功耗是現代電子設備麵臨的重要挑戰。我們將介紹低功耗設計的一些基本理念和技術,例如時鍾門控(Clock Gating)、電源門控(Power Gating)、低功耗工藝等,幫助讀者在設計初期就考慮功耗問題。 第五部分:高級主題與工程實踐 在掌握瞭基礎和核心技術後,本書將引導讀者進一步探索數字電路設計的更廣闊領域,並分享一些寶貴的工程實踐經驗。 同步與異步設計的權衡: 我們將深入探討同步和異步設計在不同場景下的優缺點。理解如何設計可靠的同步時序係統,以及在何時何地可以考慮采用異步設計來解決特定的時序或性能問題。 時鍾域交叉(CDC)處理: 在多時鍾域係統中,不同時鍾域之間的數據傳輸是潛在的錯誤源。我們將詳細講解時鍾域交叉問題的成因,並介紹各種有效的CDC處理方法,如握手信號、FIFO(先進先齣隊列)等,確保係統設計的健壯性。 總綫協議與接口設計: 現代數字係統由多個組件組成,它們之間需要通過各種總綫協議進行通信。我們將介紹一些常見的總綫協議,如I2C、SPI、AXI等,並講解如何設計和實現這些接口,確保係統組件之間的高效、可靠通信。 FPGA與ASIC設計流程概覽: 雖然本書不側重於特定的硬件平颱,但瞭解FPGA(現場可編程門陣列)和ASIC(專用集成電路)的基本設計流程對於理解設計的最終實現至關重要。我們將簡要介紹這兩種平颱的特點、設計流程和工具鏈,幫助讀者對整個數字係統設計的生命周期有一個宏觀的認識。 調試與問題排查的藝術: 成功的數字電路設計離不開有效的調試能力。本書將分享一些通用的調試策略和技巧,包括邏輯分析儀的使用、硬件調試方法、以及如何從錯誤現象中推斷問題根源。 持續學習與技術發展趨勢: 數字電路設計領域日新月異,我們將鼓勵讀者保持持續學習的熱情,並簡要介紹一些當前和未來的技術發展趨勢,如低功耗設計、高可靠性設計、人工智能在EDA(電子設計自動化)中的應用等。 結語 《數字電路設計之道:從基礎到高級實現的係統性指南》旨在成為讀者在數字電路設計學習和實踐道路上的忠實夥伴。本書內容循序漸進,從最基本的邏輯概念到復雜的係統設計,再到現代化的工程實踐,力求為讀者構建一個完整、深入且實用的知識體係。我們堅信,通過對本書內容的係統學習和深入實踐,讀者將能夠構建起堅實的數字電路設計能力,自信地應對未來的設計挑戰,並在這個日新月異的科技領域中不斷探索和創新。無論您是初學者,還是希望提升技能的工程師,本書都將為您提供寶貴的知識和指導,助您在數字電路設計的道路上行穩緻遠。

用戶評價

評分

我是一名擁有多年經驗的硬件老兵,主要從事工業控製設備的開發。在這個領域,對電路的可靠性和穩定性有著極其嚴苛的要求。我在工作中經常會遇到一些看似簡單但非常棘手的CMOS電路問題,比如電磁乾擾、信號耦閤、功耗異常等。偶然間,我接觸到瞭這本《CMOS電路活用技巧》,這本書的實用性立刻吸引瞭我。它並沒有局限於理論的探討,而是更側重於“技巧”的分享,這正是我所需要的。書中關於CMOS電路布局布綫、電源退耦、接地設計等方麵的講解,都非常貼閤實際工程中的痛點。我尤其對書中關於如何在高噪聲環境中保持信號完整性的章節印象深刻,作者提供瞭一些非常實用的建議,例如如何選擇閤適的旁路電容、如何進行差分信號的正確處理等。我最近在調試一個用於惡劣工業環境的傳感器采集模塊,之前遇到的信號乾擾問題讓我非常頭疼,但在參考瞭書中關於屏蔽和濾波的章節後,我調整瞭PCB的布局和一些關鍵器件的參數,問題得到瞭顯著的改善。這本書就像一個經驗豐富的老工程師在手把手地教你解決實際問題,它讓我在麵對復雜的CMOS電路挑戰時,多瞭一份從容和信心。

評分

我是一名大學電子工程專業的在校學生,目前正在學習模擬集成電路設計課程。我的教授推薦瞭這本《CMOS電路活用技巧》作為課外讀物,我發現它極大地彌補瞭教材中理論與實踐脫節的問題。書中對CMOS晶體管的物理特性、各種基本電路結構(如差分放大器、電流鏡、尾電流源等)的詳細分析,讓我對CMOS器件的工作機製有瞭更深刻的理解。最讓我驚喜的是,書中將抽象的理論與實際的應用場景相結閤,通過大量的實例,展示瞭CMOS電路在各種應用中的具體實現方式。例如,在講解運算放大器時,作者不僅給齣瞭基本的電路圖,還詳細分析瞭各種非理想效應(如輸入失調、溫漂、電源抑製比等),並提供瞭相應的改進方法。我嘗試著跟著書中的步驟,使用EDA工具(如Cadence Virtuoso)對書中介紹的一個簡單的CMOS放大器進行仿真,並對比瞭理論計算和仿真結果,這讓我對電路設計和仿真流程有瞭更直觀的認識。這本書的語言風格非常清晰流暢,即使是復雜的概念,也能夠被解釋得淺顯易懂。對於像我這樣的學生而言,這本書是理解CMOS電路設計的絕佳輔助材料,它幫助我打下瞭堅實的理論基礎,也激發瞭我對集成電路設計的濃厚興趣。

評分

我是一名經驗豐富的數字IC設計工程師,最近在負責一個高性能模擬前端的設計項目,遇到瞭一些瓶頸。在尋找解決方案的過程中,我偶然發現瞭這本《CMOS電路活用技巧》。起初,我抱著試試看的心態翻閱,沒想到立刻被書中深邃的見解所吸引。作者在模擬電路設計方麵的造詣非凡,他對CMOS放大器、濾波器、混頻器等核心模擬模塊的深入剖析,讓我受益匪淺。書中關於噪聲抑製、失真分析以及功耗優化等高級主題的講解,非常具有啓發性。我尤其欣賞作者在處理工藝偏差和寄生效應方麵的獨到見解,這些都是在實際流片過程中至關重要的問題。書中提齣的幾種創新的電路拓撲結構,我以前從未接觸過,但通過作者的詳細講解和數學推導,我逐漸領悟瞭它們的設計精髓。我嘗試將書中介紹的一種新型的低噪聲放大器設計應用到我的項目中,結果錶明,其性能錶現遠超我之前的預期,成功地解決瞭睏擾我許久的信號完整性問題。這本書不僅僅是技巧的羅列,更是對CMOS模擬電路設計理念的深刻闡釋,對於有誌於在模擬IC設計領域深耕的工程師來說,無疑是一本極具價值的參考書。

評分

這本《CMOS電路活用技巧》真是讓我大開眼界!作為一名業餘電子愛好者,我一直對CMOS技術充滿好奇,但苦於找不到閤適的入門材料。市麵上很多書籍要麼過於理論化,要麼講解得過於晦澀難懂,讓我望而卻步。然而,這本書的齣現徹底改變瞭我的看法。從第一頁開始,作者就用一種非常親切且易於理解的方式,循序漸進地介紹瞭CMOS電路的基本原理。我特彆喜歡其中關於CMOS器件的建模和仿真部分,通過實際的例子,我終於弄懂瞭那些復雜的公式背後代錶的物理意義。書中列舉的各種實用電路設計,比如低功耗ADC、高性能運算放大器等,都配有詳細的步驟和關鍵參數的解釋,讓我能夠快速上手,自己動手搭建原型。而且,作者還分享瞭許多調試和優化的技巧,這些都是在學校裏學不到的寶貴經驗。我嘗試著書中的一個低功耗傳感器接口電路,在實際操作中遇到瞭一些問題,但通過對照書中提到的故障排除方法,我很快就找到瞭癥結所在,並成功實現瞭預期功能。這本書不僅僅是理論知識的堆砌,更是實戰經驗的結晶,對於想要深入瞭解CMOS電路並將其應用到實際項目中的讀者來說,絕對是一本不可多得的寶藏。

評分

作為一名嵌入式係統開發工程師,我經常需要與各種傳感器和外圍設備打交道,其中很多都涉及到CMOS技術。我一直想更深入地理解這些接口電路的工作原理,以便更好地進行係統集成和優化。這本書《CMOS電路活用技巧》給瞭我極大的幫助。它並沒有直接講解具體的傳感器,而是從CMOS電路的基礎齣發,深入淺齣地講解瞭各種基本的電路模塊,比如放大器、比較器、ADC/DAC接口等。我最喜歡的部分是關於信號調理和數據采集的章節,作者用非常形象的比喻和清晰的圖示,解釋瞭如何從嘈雜的模擬信號中提取有用的信息,並將其轉換為數字信號。書中還介紹瞭一些常用的通信接口,比如I2C和SPI,以及如何利用CMOS技術實現這些接口的驅動和優化。我最近在做一個智能傢居項目,需要連接一個溫濕度傳感器,之前我隻是簡單地按照數據手冊進行連接,但通過閱讀這本書,我纔真正理解瞭背後的電路設計,並且能夠根據實際情況對驅動代碼和硬件接口進行更精細化的調整,最終實現瞭更穩定、更精確的數據采集。這本書對於想要提升硬件理解能力、更好地與CMOS器件打交道的嵌入式工程師來說,絕對是一本必讀之作。

評分

怎麼說,原作者的題材和結構都很好。翻譯水品太差,還不認真。挺好的一堆白菜胖豬拱瞭,一把好牌活生生的打臭瞭。現在的書很多都成這個趨勢,買本好書太難瞭。原創不齣精品還可以理解,翻譯也不行?

評分

本書以CMOS的最小構成電路反相器為焦點,介紹CMOS器件的特點、結構、設計規則及製造方法。以標準邏輯電路為例,介紹瞭組閤邏輯電路、時序邏輯電路的定義、基本電路結構及其應用舉例。進而,介紹瞭接口的技巧和目前備受關注的模擬技術等。本書還涉及大規模集成電路(LSI)的話題,介紹其分類及發展趨勢,以及ASIC和存儲器的基本技術。

評分

長度在5-200個字之間 填寫您對此商品的使用心得,例如該商品或某功能為您帶來的幫助,或使用過程中遇到的問題等。最多可輸入200字

評分

長度在5-200個字之間 填寫您對此商品的使用心得,例如該商品或某功能為您帶來的幫助,或使用過程中遇到的問題等。最多可輸入200字

評分

佩服這類書籍,寫的不錯。

評分

本書以CMOS的最小構成電路反相器為焦點,介紹CMOS器件的特點、結構、設計規則及製造方法。以標準邏輯電路為例,介紹瞭組閤邏輯電路、時序邏輯電路的定義、基本電路結構及其應用舉例。進而,介紹瞭接口的技巧和目前備受關注的模擬技術等。本書還涉及大規模集成電路(LSI)的話題,介紹其分類及發展趨勢,以及ASIC和存儲器的基本技術。

評分

長度在5-200個字之間 填寫您對此商品的使用心得,例如該商品或某功能為您帶來的幫助,或使用過程中遇到的問題等。最多可輸入200字

評分

怎麼說,原作者的題材和結構都很好。翻譯水品太差,還不認真。挺好的一堆白菜胖豬拱瞭,一把好牌活生生的打臭瞭。現在的書很多都成這個趨勢,買本好書太難瞭。原創不齣精品還可以理解,翻譯也不行?

評分

本書以CMOS的最小構成電路反相器為焦點,介紹CMOS器件的特點、結構、設計規則及製造方法。以標準邏輯電路為例,介紹瞭組閤邏輯電路、時序邏輯電路的定義、基本電路結構及其應用舉例。進而,介紹瞭接口的技巧和目前備受關注的模擬技術等。本書還涉及大規模集成電路(LSI)的話題,介紹其分類及發展趨勢,以及ASIC和存儲器的基本技術。

相關圖書

本站所有內容均為互聯網搜尋引擎提供的公開搜索信息,本站不存儲任何數據與內容,任何內容與數據均與本站無關,如有需要請聯繫相關搜索引擎包括但不限於百度google,bing,sogou

© 2025 book.cndgn.com All Rights Reserved. 新城书站 版權所有