3. CHECK_PLOL: 釋放rst_qd_c 。
評分cc_overrun_ch(0-3) ,可以對每個通道上的時鍾補償FIFO過載進行監測。
評分我們推薦在IPexpress 中選擇復位序列産生選項,如 Control Setup選項卡章節所述。為 SERDES/PCS 生成的HDL
評分1. QUAD_RESET: 上電時,使rst_qd_c 和tx_pcs_rst_ch[3:0]_c 有效。
評分4. WAIT_FOR_TIMER2: 啓動TIMER2 。如果TIMER2 計時滿並且TX PLL沒有被鎖定,轉到第1 步。
評分現時,CDR PLL將鎖定到一個參考時鍾。這避免瞭在其恢復時,輸入數據被忽略。
評分復位序列和復位狀態圖
評分間間隙等於4 (CC_MATCH_MODE = “4”)乘以 3 (錶 8-10中CC_MIN_IPG = “2”)或 12字節。PCS不會執行跳
評分CCLMARK 的允許值以十六進製錶示,從“0” 到“F”。
本站所有內容均為互聯網搜尋引擎提供的公開搜索信息,本站不存儲任何數據與內容,任何內容與數據均與本站無關,如有需要請聯繫相關搜索引擎包括但不限於百度,google,bing,sogou 等
© 2025 book.cndgn.com All Rights Reserved. 新城书站 版權所有