基本信息
书名:3D集成电路设计 EDA、设计和微体系结构
定价:79.00元
作者:谢源等
出版社:机械工业出版社
出版日期:2016-03-01
ISBN:9787111526056
字数:
页码:
版次:1
装帧:平装
开本:16开
商品重量:0.4kg
编辑推荐
本书是3D设计领域的综述,重点在于使3D技术被采纳的EDA工具和算法,实施架构和在未来的、潜在的3D系统设计。本书旨在为读者提供全面的认识,主要介绍了以下内容:?3D 集成电路技术是一种有效的设计方法,使得芯片工业能够沿着性能提高的道路继续发展。?3D集成电路技术的工艺介绍。?3D集成电路技术面临的特殊的关于EDA的挑战,以及解决方法和实践。?使用3D技术的优势。?架构和系统级设计问题。?3D集成电路设计的成本。
内容提要
本书全面地介绍了3D集成电路设计相关的前沿技术,章节之间有侧重也有联系。章首先通过处理器与存储器速度差异造成的访问速度问题,引入了3D集成电路产生的原因和存在的问题。第2章介绍了3D集成电路制造相关的基本工艺问题。针对3D集成电路远比平面集成电路严重的散热问题,在第3章总结了相关的热分析和电源传输设计方法,简述了解决相关瓶颈问题的方案。随后,本书走向设计层面,在第4章介绍了带有2D块和3D块的3D布局规划算法。在第5章介绍了几种基于热分析的3D全局布局技术,并通过实验结果比较了多种3D布局技术。第6章针对的是3D集成电路的布线,介绍了基于热分析的3D布线和热通孔插入技术。第7章介绍了重排传统的2D微处理器模块的方法,对不同设计技术、方法进行了讨论。接下来,本书继续提升设计层次,在第8章讨论了3DNoC的设计,包括多种网络拓扑结构和3D片上路由器设计。第9章介绍了高能效服务器设计的3D架构研究。0章对3D集成电路技术潜在的成本优势进行了系统级分析与设计探索。
目录
目 录译者序原书序原书前言章 介绍 1 参考文献 11 第2章 3D集成电路工艺考量 12 2.1 介绍 12 2.2 背景:3D集成技术的初期需求 13 2.3 影响3D设计艺术状态的工艺因素 14 2.3.1 各层的堆叠方向:正面对背面与正面对正面 14 2.3.2 层间对准:层间互连误差 15 2.3.3 键合界面设计 17 2.3.4 硅通孔维度:设计点选择 19 2.3.5 通孔工艺集成和通孔类型的重新分类 21 2.4 总结 23 参考文献 24 第3章 三维 (3D) 芯片的热和电源传输挑战 26 3.1 介绍 26 3.2 三维集成电路中的热问题 27 3.2.1 热PDE 27 3.2.2 稳态热分析算法 28 3.2.3 有限元法(FEM) 30 3.2.4 三维电路热优化 33 3.3 三维芯片中的电源传输 34 3.3.1 电源传输基础 34 3.3.2 三维芯片电源传输:模型和挑战 35 3.3.3 控制PSN噪声的设计技术 39 3.3.4 控制PSN噪声的CAD技术 43 3.4 结论 46 参考文献 46 第4章 热敏感3D布局规划 50 4.1 介绍 50 4.2 问题说明 51 4.2.1 含二维块的三维布局规划 51 4.2.2 含三维块的三维布局规划 52 4.3 含二维块的三维布局规划表示法 53 4.3.1 二维表示法的基本表示 53 4.3.2 不同表示法的分析 57 4.4 含三维块的三维布局规划表示法 61 4.4.1 三维切片树 61 4.4.2 三维CBL 61 4.4.3 三元序列 63 4.4.4 多种表示法的分析 65 4.5 优化技术 66 4.5.1 模拟退火 66 4.5.2 基于SA的含二维块的三维布局规划 66 4.5.3 基于SA的含三维块的三维布局规划 68 4.5.4 解析方法 70 4.6 多种三维布局规划技术的影响 72 4.6.1 含二维块的三维布局规划影响 72 4.6.2 含三维块的三维布局规划的影响 74 4.7 总结和结论 76 附录 折叠3D元件设计 77 参考文献 80 第5章 热敏感三维 (3D) 布局 83 5.1 介绍 83 5.1.1 问题建模 83 5.1.2 现有三维布局技术总览 85 5.2 基于分块的技术 86 5.3 二次均匀建模技术 88 5.3.1 线网长度目标函数 89 5.3.2 单元排布成本函数 90 5.3.3 热分布成本函数 91 5.4 多层布局技术 92 5.4.1 三维布局流程 92 5.4.2 解析布局引擎 92 5.4.3 多层架构 96 5.5 基于变换的技术 97 5.5.1 本地堆叠转换方法 98 5.5.2 折叠转换方法 98 5.5.3 基于窗口的堆叠/折叠转换方法 99 5.6 合法化和详细布局技术 100 5.6.1 粗合法化 100 5.6.2 详细合法化 101 5.6.3 通过R图的层指定 103 5.7 三维布局流程 104 5.8 多种三维布局技术的影响 104 5.8.1 线网长度和TSV数目的折中 105 5.8.2 热优化的影响 110 5.9 三维布局对线网长度和中继器使用的影响 111 5.9.1 二维/三维布局器和中继器估计 112 5.9.2 实验设置和结果 112 5.10 总结和结论 114 参考文献 115 第6章 三维 (3D) 集成电路中的热通孔插入和热敏感布线 118 6.1 介绍 118 6.2 热通孔 118 6.3 把热通孔插入到布局后的设计 120 6.4 布线算法 123 6.4.1 多层方式 124 6.4.2 使用线性编程的两段方法 126 6.5 结论 129 参考文献 129 第7章 三维 (3D) 微处理器设计 131 7.1 介绍 131 7.2 堆叠完整模块 132 7.2.1 三维堆叠式缓存 132 7.2.2 可选功能 135 7.2.3 系统级集成 139 7.3 堆叠功能单元模块 139 7.3.1 移除互连线 139 7.3.2 对硅通孔的要求 141 7.3.3 设计局限问题 142 7.4 拆分功能单元模块 143 7.4.1 三维缓存结构的折中 143 7.4.2 运算单元的三维分拆 148 7.4.3 三维加法器 148 7.4.4 接口单元 150 7.5 结论 151 参考文献 153 第8章 三维 (3D) 片上网络架构 155 8.1 介绍 155 8.2 片上网络的简要介绍 156 8.2.1 NoC拓扑 156 8.2.2 NoC路由设计 158 8.2.3 NoC设计的更多信息 158 8.3 三维NoC架构 159 8.3.1 对称的NoC路由设计 159 8.3.2 三维(3D)NoC总线混合路由设计 161 8.3.3 真三维(3D)路由设计 162 8.3.4 按维度分解NoC路由设计 164 8.3.5 多层三维NoC路由设计 164 8.3.6 三维NoC拓扑设计 165 8.3.7 三维工艺对NoC设计的影响 166 8.4 使用三维NoC架构的多处理器芯片设计 166 8.4.1 三维二级缓存在CMP架构上的堆叠 167 8.4.2 dTDMA总线作为通信支柱 168 8.4.3 三维(3D)NoC总线混合路由架构 169 8.4.4 处理器和二级缓存组织 170 8.4.5 缓存管理策略 170 8.4.6 方法学 172 8.4.7 结果 173 8.5 结论 176 参考文献 176 第9章 PicoServer:使用三维 (3D) 堆叠技术建立能源效率服务器 179 9.1 介绍 179 9.2 背景 182 9.2.1 服务器平台 182 9.2.2 三维堆叠技术 184 9.2.3 DRAM技术 186 9.3 方法 186 9.3.1 仿真研究 186 9.3.2 估算功率及面积 189 9.4 PicoSever架构 191 9.4.1 核心架构和多线程的影响 192 9.4.2 宽共享总线架构 193 9.4.3 片上DRAM架构 194 9.4.4 一个CMP架构的多NIC需求 198 9.4.5 在三维堆叠中的热考虑 198 9.4.6 将闪存集成到PicoServer的影响 200 9.5 结果 205 9.5.1 整体表现 205 9.5.2 总体功率 208 9.5.3 能源效率的帕累托(Pareto)图 209 9.6 结论 212 参考文献 212 0章 系统级三维 (3D) 集成电路成本分析与设计探索 216 10.1 介绍 216 10.2 三维集成电路的早期设计评估 217 10.2.1 “兰特规则”的初探 217 10.2.2 芯片面积和金属层估计 218 10.2.3 TSV技术的影响 219 10.3 三维(3D)成本模型 220 10.4 系统级三维IC设计探索 223 10.4.1 评估TSV对芯片面积的影响 223 10.4.2 三维(3D)IC中减少金属层的潜力 223 10.4.3 键合工艺:D2W或W2W 224 10.4.4 成本与三维层数 225 10.4.5 异构堆叠 226 10.5 成本驱动型的三维设计流程 227 10.5.1 案例分析:两层OpenSPARC T1三维处理器 229 10.6 交互对称设计的三维掩膜版的重复使用 230 10.7 结论 231 参考文献 231
作者介绍
本书的作者都是3D集成电路研究领域的专家,Yuan Xie教授就职加利福尼亚大学圣巴巴拉分校(University of California at Santa Barbara)。由于他在3D集成电路架构和设计自动化上的突击贡献, 在2015年获选美国电气与电子工程师协会会士。Jason Cong教授现为加利福尼亚大学洛杉矶分校计算机系教授,系主任,北京大学客座教授。他于2001年获选美国电气与电子工程师协会会士。Sachin Sapatnekar教授在明尼苏达大学就职,曾任IEEE transaction of CAD主编,美国电气与电子工程师协会会士。
文摘
序言
这本书的出现,恰逢其时,因为3D集成电路作为下一代计算硬件的关键技术,其设计复杂度和挑战性都在呈指数级增长。我一直对如何将多个芯片堆叠起来,并在三维空间内进行高效互联充满好奇。书中对EDA工具链的深入剖析,特别是那些专门针对3D IC设计的算法和技术,让我对其设计流程的细致之处有了更清晰的认识。从物理设计到验证,每一个环节都需要精密的考量和高效的工具支持。我特别感兴趣的是书中关于跨层通信和热管理的设计策略,这在传统的2D设计中相对不那么突出,但在3D IC中却至关重要。同时,微体系结构部分所探讨的如何为3D IC量身定制指令集架构和处理器设计,也给我带来了很多启发,这不仅仅是硬件层面的堆叠,更是对整个计算系统的一次重塑。我希望通过这本书,能够掌握更多实用的设计技巧,为未来高性能、低功耗的计算芯片设计打下坚实的基础。
评分刚拿到这本书,迫不及待地翻阅起来。作为一个在半导体行业摸爬滚打多年的老兵,对EDA工具的演进和集成电路设计流程的变化深有体会。这本书的封面设计就透着一股“硬核”气息,厚实的纸张、精美的排版,都预示着这是一本干货满满的书。我尤其关注书里对前沿设计方法的介绍,比如如何在高密度、高性能的3D IC封装中实现更优化的布局布线,以及如何利用先进的EDA技术来解决设计中的功耗、信号完整性等关键挑战。书中对微体系结构部分的阐述也让我眼前一亮,特别是在处理并行计算、异构集成等复杂场景下的设计权衡,作者似乎给出了独到的见解。我希望能从中学习到如何将理论知识转化为实际的设计能力,应对当前集成电路设计领域日新月异的挑战。对于像我这样希望不断提升自身技术深度和广度的工程师来说,这本书无疑是学习和进步的宝贵财富,能够帮助我更好地理解3D IC的设计脉络,以及在新的技术浪潮中找到自己的定位。
评分在追求更高性能和更低功耗的道路上,3D集成电路无疑是下一个重要的前沿阵地。这本书的出现,为我提供了一个深入了解这一领域的机会。我尤其对书中关于EDA工具在3D IC设计中的应用和创新充满了期待,了解如何利用更先进的工具来应对设计上的复杂性,例如跨层信号完整性问题、热分布不均等挑战。同时,书中对微体系结构设计的阐述,也让我对如何为3D IC量身定制更优化的处理器和互连方案有了更深的认识。我想了解,这种新的硬件设计范式,将如何影响未来的计算能力,以及我们在软件层面如何更好地与之协同。这本书不仅仅是关于技术实现,更是一种对未来计算模式的探索。对于我而言,这本书是打开3D IC设计大门的钥匙,让我能够更好地理解并应对未来的技术挑战。
评分一直以来,我对半导体设计的技术发展都保持着高度的关注。3D集成电路作为一种颠覆性的技术,其设计难度和潜在优势都非常吸引人。这本书的内容,从EDA工具的视角切入,深入浅出地讲解了3D IC的设计挑战,包括物理层面的布局布线、信号完整性、热管理等方面,以及更深层次的微体系结构设计,如何适应这种新的硬件形态。我希望能够从书中了解到,当前最先进的EDA工具是如何支持3D IC的设计流程,以及在设计过程中可能会遇到哪些典型的瓶颈和解决方案。特别是关于如何实现高效的芯片间通信和异构集成,这对我理解未来高性能计算系统的构建至关重要。这本书提供了一个全面而深入的视角,帮助我理解3D IC的设计全貌,以及其对整个电子产业的深远影响。
评分作为一名软件开发工程师,虽然不直接参与硬件设计,但对底层硬件的理解程度,往往能极大地影响软件的性能和优化方向。这本书关于3D集成电路设计的视角,从EDA工具到微体系结构,都提供了宝贵的信息。我尤其关注书中对功耗和性能之间权衡的讨论,以及如何在有限的空间内最大化计算能力。那些关于如何设计更高效的互连网络,以及如何优化数据流以减少延迟的章节,对我理解现代处理器的工作原理大有裨益。我想了解,这些3D IC的设计理念,如何影响着我们现在使用的各类电子设备,以及未来可能的应用场景。书中对微体系结构创新的探讨,也让我对未来的计算架构有了更深的想象。这本技术书籍,不仅是硬件工程师的案头必备,对于任何对计算技术未来发展感兴趣的从业者来说,都具有重要的参考价值。
本站所有内容均为互联网搜索引擎提供的公开搜索信息,本站不存储任何数据与内容,任何内容与数据均与本站无关,如有需要请联系相关搜索引擎包括但不限于百度,google,bing,sogou 等
© 2025 book.cndgn.com All Rights Reserved. 新城书站 版权所有