DSP/FPGA嵌入式實時處理技術及應用

DSP/FPGA嵌入式實時處理技術及應用 下載 mobi epub pdf 電子書 2024


簡體網頁||繁體網頁
王俊,張玉璽,楊彬 著

下載链接在页面底部


點擊這裡下載
    

想要找書就要到 新城書站
立刻按 ctrl+D收藏本頁
你會得到大驚喜!!

發表於2024-11-22


圖書介紹


齣版社: 電子工業齣版社
ISBN:9787121269608
版次:1
商品編碼:11768606
包裝:平裝
叢書名: 工業和信息化部“十二五”規劃教材
開本:16開
齣版時間:2015-09-01
用紙:膠版紙
頁數:319
字數:524000
正文語種:中文


類似圖書 點擊查看全場最低價

相關圖書





圖書描述

內容簡介

  《DSP/FPGA嵌入式實時處理技術及應用》以DSP處理器提高處理速度的方法為主綫,介紹瞭流水綫、並行結構、哈佛結構、數據傳輸、多核眾核等處理器常用結構,總結瞭DSP處理器的典型結構和發展體係,同時給齣瞭典型DSP係統硬件結構、開發編程方法和係統實例,詳細介紹瞭多核DSP處理器的設計、開發和在實時處理中的應用;並介紹瞭DSP多片互連與FPGA的應用,包括FPGA對ADC采樣的控製、基於FPGA的正交采樣和數字下變頻、脈衝壓縮和FPGA與DSP之間的接口設計等。
  《DSP/FPGA嵌入式實時處理技術及應用》可作為電子類本科高年級學生和研究生專業選修課教材。

作者簡介

2011-今 北京航空航天大學 電子信息工程學院 教授/博導;任電子信息工程學院副院長;兼任電子信息工程學院教學實驗中心副主任。

內頁插圖

目錄

目 錄__eol__第1章 緒論 1__eol__1.1 數字信號處理概述 1__eol__1.2 數字信號處理係統實現方法 6__eol__1.2.1 ASIC集成電路 6__eol__1.2.2 DSP數字信號處理器 6__eol__1.2.3 FPGA 7__eol__1.2.4 其他數字信號處理器 7__eol__1.2.5 常用數字信號處理係統優缺點比較 8__eol__1.3 數字信號處理芯片發展曆程 8__eol__1.3.1 ASIC芯片發展 8__eol__1.3.2 DSP芯片發展 8__eol__1.3.3 FPGA的發展 11__eol__1.4 數字信號處理的應用 11__eol__第2章 DSP實時處理與數製錶示 12__eol__2.1 數字信號處理係統概述 12__eol__2.2 數字模擬轉換 16__eol__2.2.1 定點數 16__eol__2.2.2 浮點數 25__eol__2.2.3 ADC采樣中的數值量化 30__eol__2.2.4 DAC重構過程 31__eol__2.3 實時信號處理 32__eol__2.3.1 數據流處理方法 32__eol__2.3.2 數據流處理 33__eol__2.3.3 數據塊處理 33__eol__2.4 DSP的處理速度 35__eol__2.4.1 DSP執行程序時間估計方法 35__eol__2.4.2 DSP性能指標 37__eol__第3章 DSP處理結構與數據傳輸 39__eol__3.1 硬件乘法器和乘加單元 39__eol__3.2 零開銷循環 40__eol__3.3 環形buffer 45__eol__3.4 碼位倒序 48__eol__3.5 哈佛結構 50__eol__3.6 流水綫技術 53__eol__3.7 超標量與超長指令字處理器 66__eol__3.7.1 超標量處理器 67__eol__3.7.2 超長指令字(VLIW)處理器 68__eol__3.7.3 超標量與超長指令字(VLIW)的區彆 70__eol__3.8 多核處理器簡介 70__eol__3.9 CPU和DSP比較 71__eol__3.10 DSP的傳輸速度 73__eol__3.10.1 DMA控製技術 73__eol__3.10.2 DMA控製器與傳輸操作 74__eol__3.11 總結 77__eol__第4章 DSP芯片構成與開發流程 79__eol__4.1 DSP芯片的基本結構 79__eol__4.1.1 典型TMS320C6678的基本結構 79__eol__4.1.2 TMS320C6678常用引腳分類 83__eol__4.1.3 TMS320C6678算法處理性能 84__eol__4.2 DSP中數據傳輸和處理方法 85__eol__4.2.1 TMS320C6000高效數據訪問與傳輸方法 85__eol__4.2.2 TMS320C6000中數據處理方法的優化 106__eol__4.3 DSP係統常用的編程和控製方法 112__eol__4.3.1 TMS320C6678中CMD文件的編寫 113__eol__4.3.2 TMS320C6678中係統初始化 120__eol__4.4 DSP的中斷配置與使用 126__eol__4.4.1 TI C6000 DSP的基本中斷機製 126__eol__4.4.2 TMS320C6678的中斷控製結構與配置方法 131__eol__4.5 DSP係統開發環境與調試工具 137__eol__4.5.1 CCSv5開發平颱 137__eol__4.5.2 DSP/BIOS的使用 143__eol__4.5.3 係統分析和測試工具 153__eol__第5章 多芯片互連與高速串行I/O應用 156__eol__5.1 並行處理係統互連結構 156__eol__5.2 DSP並行處理係統中常用的互連結構 157__eol__5.2.1 利用外部存儲器接口組成並行結構 157__eol__5.2.2 ADI公司多處理器並行結構 158__eol__5.2.3 TI公司多處理器並行結構 159__eol__5.3 DSP互連技術總結 161__eol__5.4 高速串行I/O發展過程 162__eol__5.5 RapidIO互連技術與應用 167__eol__5.5.1 RapidIO技術簡介 167__eol__5.5.2 FPGA中RapidIO設計 170__eol__5.5.3 DSP中RapidIO應用 174__eol__5.6 PCIe互連技術與應用 176__eol__5.6.1 PCIe技術簡介 177__eol__5.6.2 FPGA中PCIe設計 181__eol__5.6.3 DSP中PCIe設計 186__eol__5.7 SRIO和PCIe互連技術比較 188__eol__第6章 實時信號處理係統 190__eol__6.1 實時信號處理機的基本結構 190__eol__6.2 高性能實時信號處理機係統設計 191__eol__6.2.1 FPGA功能設計 192__eol__6.2.2 DSP功能設計 193__eol__6.2.3 係統通信接口設計 195__eol__6.3 電源及時鍾電路設計 197__eol__6.3.1 電源設計 197__eol__6.3.2 係統時鍾設計 199__eol__6.4 硬件電路設計 206__eol__6.4.1 整體布局布綫 206__eol__6.4.2 PCB布局 206__eol__6.5 係統功能調試 207__eol__6.5.1 係統電源調試 207__eol__6.5.2 係統時鍾調試 213__eol__6.5.3 係統FPGA功能調試 217__eol__6.5.4 係統DSP功能調試 220__eol__6.6 係統性能 229__eol__第7章 FPGA在實時處理中的應用 230__eol__7.1 係統概述 230__eol__7.2 FPGA對ADC采樣控製 232__eol__7.3 基於FPGA的正交采樣和數字下變頻 234__eol__7.4 脈衝壓縮模塊 239__eol__7.5 FPGA之間數據傳輸互連接口設計 243__eol__7.6 FPGA與DSP之間互連接口設計 245__eol__7.6.1 FPGA與DSP之間SRIO接口設計 245__eol__7.6.2 FPGA與DSP之間PCIe接口設計 247__eol__7.6.3 FPGA與DSP之間EMIF接口設計 248__eol__第8章 DSP在雷達信號處理中的應用 252__eol__8.1 TMS320C6678信號處理係統硬件結構 252__eol__8.2 TMS320C6678信號處理流程程序設計 253__eol__8.2.1 中斷嚮量錶及CMD文件編寫 254__eol__8.2.2 係統初始化 260__eol__8.2.3 多核啓動 261__eol__8.2.4 從FPGA中獲取指令參數和脈衝壓縮數據 261__eol__8.2.5 數據處理 262__eol__8.3 係統中不同處理器間的數據傳輸 275__eol__8.3.1 DSP與FPGA之間的數據通信 275__eol__8.3.2 DSP間高速串行口數據通信 282__eol__第9章 多核DSP在實時處理中的應用 285__eol__9.1 Keystone多核架構 285__eol__9.1.1 IPC核間通信 285__eol__9.1.2 多核導航器 289__eol__9.2 多核程序設計 291__eol__9.2.1 多核一緻性 291__eol__9.2.2 MCSDK多核開發 297__eol__9.3 多核信號處理 297__eol__9.3.1 多核大數FFT算法 298__eol__9.3.2 多核大數FFT任務分配 298__eol__9.3.3 多核大數FFT性能比較 301__eol__第10章 多核/眾核DSP係統結構與開發應用 302__eol__10.1 概述 302__eol__10.2 NVIDIA GPU Fermi GTX470的LFM-PD處理係統 302__eol__10.2.1 Fermi GPU的硬件結構 304__eol__10.2.2 Fermi GPU的軟件編程 307__eol__10.3 PD-LFM算法的GPU實現 308__eol__10.3.1 CPU-GPU的數據傳輸與內存分配 309__eol__10.3.2 GPU中的FFT與IFFT 309__eol__10.3.3 GPU中的匹配濾波、加窗與求模 311__eol__10.3.4 GPU中的矩陣轉置 312__eol__10.3.5 GPU中的CFAR操作 313__eol__10.4 眾核處理器Tile64 313__eol__10.4.1 Tile64眾核處理器架構 314__eol__10.4.2 基於Tile64的LFM-PD處理解決方案 315__eol__參考文獻 317

前言/序言


DSP/FPGA嵌入式實時處理技術及應用 下載 mobi epub pdf txt 電子書 格式

DSP/FPGA嵌入式實時處理技術及應用 mobi 下載 pdf 下載 pub 下載 txt 電子書 下載 2024

DSP/FPGA嵌入式實時處理技術及應用 下載 mobi pdf epub txt 電子書 格式 2024

DSP/FPGA嵌入式實時處理技術及應用 下載 mobi epub pdf 電子書
想要找書就要到 新城書站
立刻按 ctrl+D收藏本頁
你會得到大驚喜!!

用戶評價

評分

此用戶未填寫評價內容

評分

還不錯

評分

底層配置的書,外加器件原理圖,不如直接看芯片手冊

評分

一般吧,,,,

評分

發貨很快,到貨很快,質量可以

評分

發貨很快,到貨很快,質量可以

評分

很好的書,正在學習中,我的金豆

評分

不錯

評分

此用戶未填寫評價內容

類似圖書 點擊查看全場最低價

DSP/FPGA嵌入式實時處理技術及應用 mobi epub pdf txt 電子書 格式下載 2024


分享鏈接




相關圖書


本站所有內容均為互聯網搜索引擎提供的公開搜索信息,本站不存儲任何數據與內容,任何內容與數據均與本站無關,如有需要請聯繫相關搜索引擎包括但不限於百度google,bing,sogou

友情鏈接

© 2024 book.cndgn.com All Rights Reserved. 新城書站 版权所有